## Integrantes

Pablo José Cárdenas Meneses - 2170080

Juan Pablo Beleño Mesa - 2204656

Diego Alejandro Arévalo Quintero - 2220066

Ana Valeria Barreto Tellez - 2215630

Brayan Julián Barrera Hernández - 2220097

# **Grupo BytesBuilders**

## **Proyecto 2**

#### HalfAdder

La primera parte del proyecto 2 es hacer un sumador de dos números de 1 bit cada uno, gracias a la simplicidad de la tabla de verdad para suma y acarreo se puede escribir la expresión de cada uno terminando en:

```
//sum
Not(in= a, out= nota);
Not(in= b, out= notb);
And(a= nota, b= b, out= firsum);
And(a= a, b= notb, out= secsum);
Or(a= firsum, b= secsum, out= sum);
//carry
And(a= a, b= b, out= carry);
```



#### Add16

Necesitamos sumar dos inputs de 16 bits cada uno, entonces como indica la suma binaria, será necesario para la segunda suma en adelante, sumar 3 bits al tiempo (los dos de entrada y el de carry), entonces la primera suma es un HalfAdder y el carry será el input 'c' de el siguiente FullAdder, y así llevaremos los carry hasta terminar de sumar los 16 bits, y como indica el ejercicio, se desprecia el resultado del último carry.

```
VAND2Tetris / Hardware Simulator
                                                                                                               arry0 📵
                                                      carry2 📶
                                                      carry3 🖪
                                                      carry4
                                                      carry5 📶
                                                      carry6 1
                                                      carry7 👩
                                                      carry8 0
carry9 0
                                                      arry10 📵
                                                       carryll 📵
                                                       ırryl2 1
                                                      carry13 📵
                                                      arry14 📵
                                                       arry15
```

**Inc 16** 

Simplemente es un Add16 en el que su salida es igual a la entrada más uno.





#### **FullAdder**

En el caso del sumador completo, se puede aplicar la propiedad *asociativa* de la suma: La cual propone que (a + b) + c = a + (b + c). Por ende se puede hacer la primera adición con un medio sumador, su resultado almacenado en la variable *aux Sum* será sumado nuevamente (usando otro medio sumador) a la entrada c restante

y de ahí se obtiene el resultado final de la suma, sin embargo cada medio sumador utilizado tiene su propio acarreo (auxCarry1 y auxCarry2 respectivamente), por lo que usando una compuerta Xor, siempre que estos 2 sean diferentes la salida Out será igual a 1, lo que significa que llevará un acarreo.



| а | b | С | sum | carry |
|---|---|---|-----|-------|
| 0 | 0 | 0 | 0   | 0     |
| 0 | 0 | 1 | 1   | 0     |
| 0 | 1 | 0 | 1   | 0     |
| 0 | 1 | 1 | 0   | 1     |
| 1 | 0 | 0 | 1   | 0     |
| 1 | 0 | 1 | 0   | 1     |
| 1 | 1 | 0 | 0   | 1     |
| 1 | 1 | 1 | 1   | 1     |

## **Proyecto 3**

#### Bit

Aquí por primera vez en el proyecto se usan flip flops, en este caso el tipo D el cual se usa para guardar la entrada de D sea esta 1 o 0 en el momento que haya diferencia de voltaje en el reloj, además del flip flop se usa un multiplexor el cual funciona para plantear una condición donde si el selector es positivo, "out" muestra lo que haya en "b" y si es 0 lo de "a".

En el caso del componente Bit lo que se busca es mantener una entrada y esta poder cambiarla cada que se desee, aquí se usa la variable "load" que cuando sea positiva, lo que haya en "in" se carga y se muestra y este resultado se mantiene hasta que se cambie "in" y a la vez "load" vuelva a ser positivo. Si "load" es negativo se muestra el Bit guardado

```
// si load es positivo el multiplexor elige in,
// si no elige el valor anterior
// usamos in para definir si queremos un 0 o 1
// y load caundo queramos cambiar a ese bit elegido

// en este caso el Mux sirve como if
Mux(a= otroout, b= in, sel= load, out= dffout);
// el flipflop como memoria
DFF(in= dffout, out= out, out = otroout);
```

Aquí se puede observar como cuando "load" = 0 el multiplexor elige la salida anterior, en el caso de que "load" = 1 se elige el valor de "in" y este entra al flip flop manteniéndose.



## Register

El bit implementado previamente, también puede ser llamado como registrador de un solo bit, por lo que en este chip en específico lo que se hace es generalizarlo a 16 bits, hacerlo no es muy complicado, simplemente se toman cada uno de los 16 bits de la entrada y se almacenan en su respectiva compuerta Bit, para generar un Out específico para ese bit (observar la imagen), out[0], out[1], out[2], ..., out[15].

```
CHIP Register {
   IN in[16], load;
   OUT out[16];
   PARTS:
   Bit(in=in[0], load=load, out=out[0]);
   Bit(in=in[1], load=load, out=out[1]);
   Bit(in=in[2], load=load, out=out[2]);
   Bit(in=in[3], load=load, out=out[3]);
   Bit(in=in[4], load=load, out=out[4]);
   Bit(in=in[5], load=load, out=out[5]);
   Bit(in=in[6], load=load, out=out[6]);
   Bit(in=in[7], load=load, out=out[7]);
   Bit(in=in[8], load=load, out=out[8]);
   Bit(in=in[9], load=load, out=out[9]);
   Bit(in=in[10], load=load, out=out[10]);
   Bit(in=in[11], load=load, out=out[11]);
   Bit(in=in[12], load=load, out=out[12]);
   Bit(in=in[13], load=load, out=out[13]);
   Bit(in=in[14], load=load, out=out[14]);
   Bit(in=in[15], load=load, out=out[15]);
```

#### **RAM 8**

Se usa DMux por que es necesario direccionar hacia qué Register va a dirigirse la información, puesto que cualquiera de los ocho Register puede ser la entrada para el Mux (el Mux se debe usar dado que el load=1 indica si el valor de address se carga a la memoria almacenada o no), es ahí cuando se ve conveniente el uso del Mux8Way16, 8 entradas y una salida de 16 bits, además del select de tres bits (address).

Entonces, cada Register va a almacenar el valor de el bit correspondiente, y quien ordena que Register se activa según la entrada de load, va a ser un DMux8Way.



#### **RAM 64**

Podemos construir una RAM de 64 registros a partir de un arreglo de ocho chips de RAM de 8 registros, para seleccionar un registro en particular de la memoria usamos una dirección de 6 bits.





#### RAM4K

En este caso el proceso anterior vuelve a repetirse, en donde el primer demultiplexor sirve como selector de entre las 8 particiones principales usando para este fin los 3 primeros y más significativos dígitos de "address", después con RAM512 que recibe 9 dígitos se le pasan los 9 menos significativos del actual "address", logrando en este proceso seleccionar el correcto entre las 4096 posibilidades que existen.

Seguido de esto como en los anteriores se guarda en "out" lo que haya en "in" si es que "load" fue positivo, caso contrario RAM512 no hubiera cambiado su "out" y consigo tampoco RAM4K

```
DMux8Way(in= load, sel= address[0..2], a= l1, b= l2, c= l3,
d= l4, e= l5, f= l6, g= l7, h= l8);

RAM512(in= in, load= l1, address= address[3..11], out= first);
RAM512(in= in, load= l2, address= address[3..11], out= second);
RAM512(in= in, load= l3, address= address[3..11], out= thirth);
RAM512(in= in, load= l4, address= address[3..11], out= fourth);
RAM512(in= in, load= l5, address= address[3..11], out= fifth);
RAM512(in= in, load= l6, address= address[3..11], out= sixth);
RAM512(in= in, load= l7, address= address[3..11], out= seventh);
RAM512(in= in, load= l8, address= address[3..11], out= eighth);
Mux8Way16(a= first, b= second, c= thirth, d= fourth, e= fifth, f= sixth, g= seventh, h= eighth, sel= address[0..2], out= out);
```

#### RAM16K

En este caso, se reutiliza la estructura de las 4 memorias RAM construidas anteriormente, pero se simplifica levemente, pues solo se utilizan 4 memorias RAM4K para alcanzar el valor deseado de 16k, quedando la implementación de la siguiente manera:

La estructura y el funcionamiento lógico son similares en ambos niveles: tanto para los chips RAM512 individuales como para la RAM4k que los agrupa. Tanto el demultiplexor como el multiplexor (simplificados, siendo un DMux4Way y un Mux4Way16 en este caso) son utilizados para seleccionar la dirección de memoria a interactuar, utilizando los bits de la entrada address. Luego, el valor de la señal load se envía a esa dirección

seleccionada. De esta manera, cada chip RAM512 dentro de la RAM4K realiza su función según el valor de la señal load. Es importante destacar que los demultiplexores (DMux) y multiplexores (Mux) operan con los bits menos significativos (en este caso solo necesitan 2, el address[0] y el address[1]) de la variable address, mientras que los chips RAM4K utilizan los bits más significativos.

#### **PC (Program Counter)**

La idea del PC es implementar un contador, con la funcionalidad de resetear el conteo, iniciarlo donde se desee, e incrementarlo, incluso dejar el valor anterior si no se desea incrementar en un pulso dado.

Para lograr esta implementación, como la funcionalidad nos dice que hay tres if, necesitaremos tres Multiplexores, en este caso de 16 bits, dado que ese es el input, codificamos cada una de las funcionalidades anteriormente descritas, lo más importante es tener enlazadas estas funcionalidades, por ejemplo, el Multiplexor encargado de resetear el conteo va a recibir como entrada 'a' el valor previo de la salida del Mux. de load, y a su vez este tiene en su entrada la salida del Mux. de incremento; todo esto debido a que podemos dar varias instrucciones y debemos poder contar con la salida de la funcionalidad anterior.



# ¿Cuál es el objetivo de cada uno de esos proyectos con sus palabras y qué se debe hacer para desarrollarlo?

En el proyecto 2 se busca construir gradualmente un conjunto de chips que realizan sumas aritméticas, culminando en la construcción del chip ALU de la computadora Hack. Partimos del conjunto de puertas lógicas que se construyeron en el capítulo 1 y finalizamos con una Unidad Lógica Aritmética completamente funcional. ALU es el componente central encargado de ejecutar todas las operaciones lógicas y aritméticas de la computadora. Por lo tanto, desarrollar la funcionalidad de la ALU es un paso clave para entender el funcionamiento de la Unidad Central de Procesamiento (CPU) y del sistema informático en general.

En el proyecto 3 se busca construir gradualmente una unidad RAM utilizando las compuertas lógicas para almacenar bits a lo largo del tiempo y así mismo localizar el registro de memoria sobre el que queremos operar.

## ¿Qué tipo de unidades aritmético lógicas existen?

## ALU de propósito general:

Estas ALU están diseñadas para realizar operaciones aritméticas (suma, resta, multiplicación, división) y lógicas (AND, OR, XOR, NOT).

## **ALU de propósito específico:**

Estas ALU están diseñadas para realizar un conjunto limitado de operaciones específicas a una tarea o aplicación particular. Por ejemplo, pueden estar optimizadas para procesamiento de señales o gráficos.

## **ALU de bit único (bit-slice ALU):**

Se construyen para operar sobre un solo bit de los operandos a la vez. Un procesador puede usar varias ALU de bit-slice en paralelo para manejar palabras de varios bits. Estas ALU permiten la creación de procesadores personalizables.

#### **ALU de enteros:**

Estas ALU se encargan de operaciones aritméticas y lógicas con números enteros. Suelen ser usadas en la mayoría de los procesadores para manejar datos enteros y direccionamiento de memoria.

### **ALU de coma flotante (FPU - Floating Point Unit):**

Estas ALU están diseñadas para trabajar con números en coma flotante (decimales) y son muy utilizadas en cálculos científicos, gráficos y otras aplicaciones que requieren precisión matemática.

#### **ALU SIMD (Single Instruction, Multiple Data):**

Este tipo de ALU permite realizar la misma operación en múltiples datos simultáneamente, lo cual es útil en aplicaciones como procesamiento multimedia o gráficos.

## Referencias

- The Elements of Computing Systems (2nd ed.), Nisan and Schocken, MIT Press.
- 2. NAND To Tetris 5a: Creating RAM and Memory lab
- 3. Build a Modern Computer from First Principles: From Nand to Tetris (Project-Centered Course). Hebrew University of Jerusalem. <a href="https://www.coursera.org/learn/build-a-computer">https://www.coursera.org/learn/build-a-computer</a>